Спецыфікацыя
ASIC T5L2 | T5L2 ASIC - гэта маламагутная, эканамічна эфектыўная адначыпавая двух'ядравая ASIC з графічным інтэрфейсам і прыкладаннем, распрацаваная DWIN Technology для малагабарытнага ВК-дыскада і серыйна вырабленая ў 2019 годзе. |
Колер | 16,7 млн колераў | ||
Тып LCD | IPS, TFT LCD | ||
Кут агляду | Шырокі кут агляду, тыповае значэнне 85°/85°/85°/85°(L/R/U/D) | ||
Вобласць адлюстравання (AA) | 222,72 мм (Ш) × 125,28 мм (У) | ||
дазвол | 1024*600 | ||
Падсвятленне | святлодыёд | ||
Яркасць |
DMG10600F101_01WTC:200 ніт DMG10600F101_01WTCZ01:200 ніт DMG10600F101_01WTCZ02:50 ніт DMG10600F101_01WTR:150 ніт DMG10600F101_01WN:250ніт |
Магутнасць Напружанне | 4,5~5,5В | ||
Аперацыя Ток | 890mA VCC=5V, максімальная падсветка | ||
220 мА VCC=5 В, падсвятленне выключана |
Працоўная тэмпература | -10℃~60℃ | ||
Тэмпература захоўвання | -20℃~70℃ | ||
Працоўная вільготнасць | 10%~90% адноснай вільготнасці, тыповае значэнне 60% адноснай вільготнасці |
Карыстацкі інтэрфейс | 50Pin_0,5 мм FPC | ||
Хуткасць перадачы дадзеных | 3150~3225600 біт/с | ||
Выходная напруга (TXD) | Выхад 1; 3,0 ~ 3,3 В | ||
Выхад 0;0~0,3 В | |||
Уваходнае напружанне (RXD) | Уваход 1;3,3 В | ||
Уваход 0;0~0,5В | |||
Інтэрфейс |
UART2: TTL; UART4: TTL;(Даступна толькі пасля канфігурацыі АС UART5: TTL;(Даступна толькі пасля канфігурацыі АС) | ||
Фармат даных |
UART2: N81; UART4: N81/E81/O81/N82; 4 рэжыму (канфігурацыя АС) UART5: N81/E81/O81/N82; 4 рэжыму (канфігурацыя АС) |
Pin | Азначэнне | Увод-вывад | Функцыянальнае апісанне |
1 | 5В | я | Блок харчавання, DC4.5-5.5V |
2 | 5В | я | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | я | 5 уваходных АЦП. 12-бітнае дазвол у выпадку харчавання 3,3 В. Уваходнае напружанне 0-3,3 В. За выключэннем AD6, астатнія даныя адпраўляюцца ў ядро АС праз UART3 у рэжыме рэальнага часу з частатой дыскрэтызацыі 16 кГц. AD1 і AD5 можна выкарыстоўваць паралельна, а AD3 і AD7 можна выкарыстоўваць паралельна, што роўна двум AD з частатой выбаркі 32 кГц. AD1, AD3, AD5, AD7 могуць выкарыстоўвацца паралельна, што роўна 64 кГц выбарцы AD; дадзеныя сумуюцца 1024 разы, а затым дзеляцца на 64, каб атрымаць 64 Гц 16-бітнае значэнне AD шляхам перадвыбаркі. |
7 | AD6 | я | |
8 | AD5 | я | |
9 | AD3 | я | |
10 | AD1 | я | |
11 | +3,3 | О | Выхад 3,3 В, максімальная нагрузка 150 мА. |
12 | СПК | О | Знешні MOSFET для кіравання гукавым сігналам або дынамікам. Знешні рэзістар 10K трэба прыцягнуць да зямлі, каб забяспечыць нізкі ўзровень уключэння. |
13 | SD_CD | Увод-вывад | Інтэрфейс SD/SDHC, SD_CK падключае кандэнсатар 22 пФ да GND побач з інтэрфейсам SD-карты. |
14 | SD_CK | О | |
15 | SD_D3 | Увод-вывад | |
16 | SD_D2 | Увод-вывад | |
17 | SD_D1 | Увод-вывад | |
18 | SD_D0 | Увод-вывад | |
19 | ШІМ0 | О |
2 16-бітныя выхады ШІМ. Знешні рэзістар 10K трэба прыцягнуць да зямлі, каб забяспечыць нізкі ўзровень уключэння. Ядро АС можна кантраляваць у рэжыме рэальнага часу праз UART3 |
20 | ШІМ1 | О | |
дваццаць адзін | П3.3 | Увод-вывад | Пры выкарыстанні RX8130 або SD2058 I2C RTC для падлучэння да абодвух IO, SCL трэба падключыць да P3.2, а SDA - да P3.3 паралельна з падцягваннем рэзістара 10K да 3,3 В. |
дваццаць два | P3.2 | Увод-вывад | |
дваццаць тры | P3.1/EX1 | Увод-вывад | Ён можа адначасова выкарыстоўвацца ў якасці знешняга ўваходу перапынення 1 і падтрымлівае як нізкі ўзровень напружання, так і рэжым перапынення па заднім фронце. |
дваццаць чатыры | P3.0/EX0 | Увод-вывад | Ён можа адначасова выкарыстоўвацца ў якасці знешняга ўваходу перапынення 0 і падтрымлівае як нізкі ўзровень напружання, так і рэжым перапынення па заднім фронце |
25 | П2.7 | Увод-вывад | Інтэрфейс IO |
26 | П2.6 | Увод-вывад | Інтэрфейс IO |
27 | П2.5 | Увод-вывад | Інтэрфейс IO |
28 | П2.4 | Увод-вывад | Інтэрфейс IO |
29 | П2.3 | Увод-вывад | Інтэрфейс IO |
30 | П2.2 | Увод-вывад | Інтэрфейс IO |
31 | П2.1 | Увод-вывад | Інтэрфейс IO |
32 | P2.0 | Увод-вывад | Інтэрфейс IO |
33 | П1.7 | Увод-вывад | Інтэрфейс IO |
34 | П1.6 | Увод-вывад | Інтэрфейс IO |
35 | П1.5 | Увод-вывад | Інтэрфейс IO |
36 | П1.4 | Увод-вывад | Інтэрфейс IO |
37 | П1.3 | Увод-вывад | Інтэрфейс IO |
38 | П1.2 | Увод-вывад | Інтэрфейс IO |
39 | П1.1 | Увод-вывад | Інтэрфейс IO |
40 | P1.0 | Увод-вывад | Інтэрфейс IO |
41 | UART4_TXD | О | UART4 |
42 | UART4_RXD | я | |
43 | UART5_TXD | О | UART5 |
44 | UART5_RXD | я | |
45 | P0,0 | Увод-вывад | Інтэрфейс IO |
46 | P0.1 | Увод-вывад | Інтэрфейс IO |
47 | CAN_TX | О | Інтэрфейс CAN |
48 | CAN_RX | я | |
49 | UART2_TXD | О | UART2 (паслядоўны порт UART2 ядра АС) |
50 | UART2_RXD | я |